![](../../../uploadfile/day_120405/201204050958165975.jpg)
图2 Altera SoC FPGA架构
Altera SoC FPGA架构在ARM Cortex-A9子系统中,将含有多种硬式核心IP,以及高性能多埠记忆体控制器,以提高记忆体频宽。FPGA和CPU子系统之间的宽频低延时互联,将支援高性能应用和高效率的FPGA硬体加速。高阶内部交换架构将支援高效率的资料传输量,以及高效能在系统观察和除错。Qsys、Quartus II软体以及ARM社群软体工具相结合后,这一个元件将是一种性价比非常高的系统设计选择,其可利用标准工具流程提高效能,支援新开发和验证。
在成本要求日趋严苛、制程技术成熟和市场需求增加的因素推动下,SoC FPGA时代已经来临。目前已有些FPGA供应商发布了SoC FPGA相关产品,亦尚有许多厂商正在加紧脚步研发中。系统规画人员在评估系统解决方案时,应该认真考虑平台效应、IP重用以及FPGA制程技术优势,以选择最佳的解决方案。
此外,Altera与主要的CPU供应商ARM、Intel和MIPS合作,为SoC FPGA元件和软式核心CPU解决方案提供公共FPGA平台。这种合作关系能够实现业界应用最广泛的CPU架构及其辅助支援系统,继承相同的高阶FPGA设计流程,进而在这一个平台上增强了IP重用,提高灵活性。这种整合方法将会实现了平台效应,并且促进SoC FPGA以及其辅助支援系统的增长和发展。