您好,欢迎光临!   请登录 免费注册    
  您的位置:电子变压器资讯网 > 资讯中心 >  产品动态 > 正文
冲16nm制程 芯片设计成本飙增
[发布时间]:2015年6月30日 [来源]:经济日报 [点击率]:969
【导读】: 晶圆厂力拼先进制程,但全球网通芯片龙头博通执行长Scott McGregor以客户端的角度表示,这是有史以来,第一次芯片单位成本正在成长,28纳米将是最优制程节点,进入16纳米后,设计成本急速增长...

  晶圆厂力拼先进制程,但全球网通芯片龙头博通执行长Scott McGregor以客户端的角度表示,这是有史以来,第一次芯片单位成本正在成长,28纳米将是最优制程节点,进入16纳米后,设计成本急速增长四倍。

  博通日前宣布与安华高(Avago)合并,合并后规模高达370亿美元,全球第二大IC设计公司博通则是被并购方,震惊市场。McGregor的说法,点出芯片设计与制造成本攀升,为推动半导体整并浪潮的原因之一。

  他表示,依据摩尔定律,半导体每一、二年都会有技术发展与创新,令成本下降、性能变好,但也会出现一个问题,虽然总成本降低,但每单位成本却是上升;最高性 能的芯片愈来愈少,对产业影响巨大。他秀出的图表显示,摩尔定律回报率在降低,是有史以来第一次,芯片单位成本在成长,28纳米可能是最优节点。

投稿箱:
   电子变压器、电感器、磁性材料等磁电元件相关的行业、企业新闻稿件需要发表,或进行资讯合作,欢迎联系本网编辑部QQ: , 邮箱:info%ett-cn.com (%替换成@)。
第一时间获取电子变压器行业资讯,请在微信公众账号中搜索“电子变压器资讯”或者“dzbyqzx”,或用手机扫描左方二维码,即可获得电子变压器资讯网每日精华内容推送和最优搜索体验,并参与活动!
温馨提示:回复“1”获取最新资讯。